C0 W0 272 0 W1 0 4 A0 CoreBlockSides 8 A1 CoreName r R0 "StkRdAc.2" A2 WireCap 0.0564736 A3 RootCap 0.0564736 W2 0 4 A0 8 A1 r R1 "LoadStage1Ac" A2 0.3894783 A3 0.3894783 W3 0 4 A0 10 A1 r R2 "DebugABStLim" A2 0.1332224 A3 0.1332224 W4 0 4 A0 10 A1 r R3 "CRegModFullBA" A2 0.1921024 A3 0.1921024 W5 0 4 A0 10 A1 r R4 "OpAB.4" A2 0.1102336 A3 0.1102336 W6 0 4 A0 10 A1 r R5 "ARegRtOffsetBA" A2 0.1434624 A3 0.1434624 W7 0 4 A0 10 A1 r R6 "BRegRtOffsetBA" A2 0.1750528 A3 0.1750528 W8 0 4 A0 10 A1 r R7 "SSourceRtZeroBA" A2 0.189184 A3 0.189184 W9 0 4 A0 10 A1 r R8 "CRegRtBetaBA" A2 0.1353216 A3 0.1353216 WA 0 4 A0 10 A1 r R9 "PcBusSrcOffSetPCBA" A2 0.1496576 A3 0.1496576 WB 0 4 A0 10 A1 r RA "AlphaAB.1" A2 0.1196544 A3 0.1196544 WC 0 4 A0 10 A1 r RB "PcBusSrcStackBA" A2 0.1744384 A3 0.1744384 WD 0 4 A0 10 A1 r RC "X2ALitSourceZeroBA" A2 0.1117184 A3 0.1117184 WE 0 4 A0 10 A1 r RD "StateAB.7" A2 0.3594239 A3 0.3594239 WF 0 4 A0 8 A1 r RE "Stage2ANormalBA" A2 0.13056 A3 0.13056 W10 0 4 A0 10 A1 r RF "NotX1ASrcStackPAc" A2 0.2363904 A3 0.2363904 W11 0 4 A0 10 A1 r R10 "ARegRtAlphaBA" A2 0.1430528 A3 0.1430528 W12 0 4 A0 10 A1 r R11 "PcBusSrcPipe3BA" A2 0.1637376 A3 0.1637376 W13 0 4 A0 10 A1 r R12 "PcNextFromPCBusBA" A2 0.1000704 A3 0.1000704 W14 0 4 A0 10 A1 r R13 "KPadsIn0BA" A2 0.2820608 A3 0.2820608 W15 0 4 A0 10 A1 r R14 "NextMacroGetBA" A2 0.3972608 A3 0.3972608 W16 0 4 A0 10 A1 r R15 "LSourceRtAlphaBA" A2 0.1783808 A3 0.1783808 W17 0 4 A0 10 A1 r R16 "CRegRtAlpha47BA" A2 0.1394176 A3 0.1394176 W18 0 4 A0 10 A1 r R17 "DShB" A2 0.1183232 A3 0.1183232 W19 0 4 A0 10 A1 r R18 "BRegLtABaseBA" A2 0.1906176 A3 0.1906176 W1A 0 4 A0 10 A1 r R19 "EUCondition2BA" A2 0.2783232 A3 0.2783232 W1B 0 4 A0 8 A1 r R1A "StkRdAc.1" A2 0.0527872 A3 0.0527872 W1C 0 4 A0 8 A1 r R1B "LoadStage1Bc" A2 0.3788799 A3 0.3788799 W1D 0 4 A0 8 A1 r R1C "Stage2BNormalAB" A2 0.126464 A3 0.126464 W1E 0 4 A0 10 A1 r R1D "AluOpBA.3" A2 0.1547776 A3 0.1547776 W1F 0 4 A0 10 A1 r R1E "StateAB.5" A2 0.3577855 A3 0.3577855 W20 0 4 A0 10 A1 r R1F "PcPipeSrcOffSetPCBA" A2 0.1545216 A3 0.1545216 W21 0 4 A0 10 A1 r R20 "CRegLtZeroBA" A2 0.153344 A3 0.153344 W22 0 4 A0 10 A1 r R21 "EUAluOp2AB.1" A2 0.1234944 A3 0.1234944 W23 0 4 A0 10 A1 r R22 "LSourceRtZeroBA" A2 0.1842688 A3 0.1842688 W24 0 4 A0 10 A1 r R23 "CondEffect0BA.1" A2 0.1852416 A3 0.1852416 W25 0 4 A0 10 A1 r R24 "DPCmnd2BA.2" A2 0.13824 A3 0.13824 W26 0 4 A0 10 A1 r R25 "FCtlIsRtOp0BA" A2 0.276736 A3 0.276736 W27 0 4 A0 10 A1 r R26 "FlagSrcSameBA" A2 0.2054656 A3 0.2054656 W28 0 4 A0 10 A1 r R27 "DShA" A2 0.1261056 A3 0.1261056 W29 0 4 A0 10 A1 r R28 "DPRejectBA" A2 0.2404352 A3 0.2404352 W2A 0 4 A0 10 A1 r R29 "BRegRtOp47BA" A2 0.1713664 A3 0.1713664 W2B 0 4 A0 10 A1 r R2A "NotCRegOffBA.0" A2 0.1471488 A3 0.1471488 W2C 0 4 A0 10 A1 r R2B "CondEffect0BA.0" A2 0.1860608 A3 0.1860608 W2D 0 4 A0 10 A1 r R2C "FlagSrcClearBA" A2 0.2038272 A3 0.2038272 W2E 0 4 A0 10 A1 r R2D "DPFaultBA.0" A2 0.2448384 A3 0.2448384 W2F 0 4 A0 10 A1 r R2E "BRegOffBA.0" A2 0.1744384 A3 0.1744384 W30 0 4 A0 10 A1 r R2F "NotPushScBA" A2 0.1289728 A3 0.1289728 W31 0 4 A0 10 A1 r R30 "PcPipeSrcThisPCBA" A2 0.1586176 A3 0.1586176 W32 0 4 A0 10 A1 r R31 "EUCondSel2AB.2" A2 0.1161216 A3 0.1161216 W33 0 4 A0 10 A1 r R32 "NotPcBusSrcXBA" A2 0.1048576 A3 0.1048576 W34 0 4 A0 10 A1 r R33 "CRegModHalfBA" A2 0.1908736 A3 0.1908736 W35 0 4 A0 10 A1 r R34 "LSourceLtL3BA" A2 0.2006528 A3 0.2006528 W36 0 4 A0 10 A1 r R35 "X2ALitSourceAlphaBetaBA" A2 0.1158144 A3 0.1158144 W37 0 4 A0 10 A1 r R36 "DPCmndBA.0" A2 0.3724288 A3 0.3724288 W38 0 4 A0 10 A1 r R37 "DPCmnd2BA.3" A2 0.136192 A3 0.136192 W39 0 4 A0 10 A1 r R38 "CondSelBA.3" A2 0.1647616 A3 0.1647616 W3A 0 4 A0 10 A1 r R39 "AlphaAB.2" A2 0.120064 A3 0.120064 W3B 0 4 A0 10 A1 r R3A "PopSbBA" A2 0.2292224 A3 0.2292224 W3C 0 4 A0 10 A1 r R3B "X1ASrcStackLAc" A2 0.1774592 A3 0.1774592 W3D 0 4 A0 10 A1 r R3C "DShLeftOut" A2 0.2886656 A3 0.2886656 W3E 0 4 A0 8 A1 r R3D "Stage3AAbortBA" A2 0.2700287 A3 0.2700287 W3F 0 4 A0 10 A1 r R3E "X1ASrcStackBA" A2 0.1935872 A3 0.1935872 W40 0 4 A0 10 A1 r R3F "CondSelBA.0" A2 0.1641984 A3 0.1641984 W41 0 4 A0 10 A1 r R40 "BetaAB.7" A2 0.1294848 A3 0.1294848 W42 0 4 A0 10 A1 r R41 "ARegOffBA.0" A2 0.1399808 A3 0.1399808 W43 0 4 A0 8 A1 r R42 "StkRdAc.4" A2 0.0613888 A3 0.0613888 W44 0 4 A0 10 A1 r R43 "Push0BA" A2 0.4297215 A3 0.4297215 W45 0 4 A0 10 A1 r R44 "BRegRtBeta03BA" A2 0.1627136 A3 0.1627136 W46 0 4 A0 10 A1 r R45 "DPCmndSelBetaBA" A2 0.3660287 A3 0.3660287 W47 0 4 A0 10 A1 r R46 "DebugABGD" A2 0.4204031 A3 0.4204031 W48 0 4 A0 8 A1 r R47 "VBB" A2 0.4876806 A3 0.4876806 W49 0 4 A0 10 A1 r R48 "PcBusSrcAlpBetGamDelBA" A2 0.1086976 A3 0.1086976 W4A 0 4 A0 10 A1 r R49 "BetaAB.6" A2 0.1294848 A3 0.1294848 W4B 0 4 A0 10 A1 r R4A "AlphaAB.3" A2 0.1204736 A3 0.1204736 W4C 0 4 A0 10 A1 r R4B "StateAB.3" A2 0.3561471 A3 0.3561471 W4D 0 4 A0 10 A1 r R4C "ARegRtAlpha47BA" A2 0.1414144 A3 0.1414144 W4E 0 4 A0 10 A1 r R4D "LSourceLtZeroBA" A2 0.2022912 A3 0.2022912 W4F 0 4 A0 10 A1 r R4E "CRegRtBeta47BA" A2 0.1312256 A3 0.1312256 W50 0 4 A0 10 A1 r R4F "AluOpBA.1" A2 0.156416 A3 0.156416 W51 0 4 A0 10 A1 r R50 "BRegRtBetaBA" A2 0.1642496 A3 0.1642496 W52 0 4 A0 10 A1 r R51 "EUCondSel2AB.3" A2 0.1153024 A3 0.1153024 W53 0 4 A0 8 A1 r R52 "Push3BA" A2 7.024642e-2 A3 7.024642e-2 W54 0 4 A0 10 A1 r R53 "X2ALitSourceNone0BA" A2 0.1096704 A3 0.1096704 W55 0 4 A0 10 A1 r R54 "NextMacroHoldBA" A2 0.396032 A3 0.396032 W56 0 4 A0 10 A1 r R55 "AluOpBA.0" A2 0.1576448 A3 0.1576448 W57 0 4 A0 10 A1 r R56 "BRegLtLBA" A2 0.1852928 A3 0.1852928 W58 0 4 A0 10 A1 r R57 "PushPendingAB" A2 0.4753407 A3 0.4753407 W59 0 4 A0 10 A1 r R58 "OpAB.1" A2 0.111872 A3 0.111872 W5A 0 4 A0 10 A1 r R59 "DPFaultAB.3" A2 0.3766784 A3 0.3766784 W5B 0 4 A0 10 A1 r R5A "DShRightOut" A2 0.4656128 A3 0.4656128 W5C 0 4 A0 10 A1 r R5B "CRegRtBeta03BA" A2 0.1332736 A3 0.1332736 W5D 0 4 A0 10 A1 r R5C "X2ASrcLit1BA" A2 0.1050624 A3 0.1050624 W5E 0 4 A0 10 A1 r R5D "BRegLtSBA" A2 0.1873408 A3 0.1873408 W5F 0 4 A0 10 A1 r R5E "AlphaAB.4" A2 0.1204736 A3 0.1204736 W60 0 4 A0 8 A1 r R5F "NotPush3BA" A2 7.884802e-2 A3 7.884802e-2 W61 0 4 A0 2 A1 r R60 "DPFaultBA.2" A2 0.048128 A3 0.048128 W62 0 4 A0 10 A1 r R61 "DPCmnd2BA.7" A2 0.1497088 A3 0.1497088 W63 0 4 A0 10 A1 r R62 "BetaAB.2" A2 0.1294848 A3 0.1294848 W64 0 4 A0 10 A1 r R63 "BetaAB.3" A2 0.1294848 A3 0.1294848 W65 0 4 A0 10 A1 r R64 "CondSelBA.2" A2 0.1655808 A3 0.1655808 W66 0 4 A0 10 A1 r R65 "EUAluOp2AB.0" A2 0.1255424 A3 0.1255424 W67 0 4 A0 10 A1 r R66 "PopPendingAB" A2 0.4708351 A3 0.4708351 W68 0 4 A0 10 A1 r R67 "Stage3ANormalBA" A2 0.5117952 A3 0.5117952 W69 0 4 A0 10 A1 r R68 "CRegRtOffsetBA" A2 0.1465344 A3 0.1465344 W6A 0 4 A0 10 A1 r R69 "BetaAB.4" A2 0.1294848 A3 0.1294848 W6B 0 4 A0 10 A1 r R6A "X2ALitSourceAlpBetGamDelBA" A2 0.1178624 A3 0.1178624 W6C 0 4 A0 10 A1 r R6B "X1ADstSLimitAc" A2 0.1284608 A3 0.1284608 W6D 0 4 A0 10 A1 r R6C "OpAB.0" A2 0.1102336 A3 0.1102336 W6E 0 4 A0 10 A1 r R6D "DPCmnd2BA.6" A2 0.1465344 A3 0.1465344 W6F 0 4 A0 10 A1 r R6E "MicroCycleNextClearBA" A2 0.3149824 A3 0.3149824 W70 0 4 A0 10 A1 r R6F "OpAB.7" A2 0.1102336 A3 0.1102336 W71 0 4 A0 8 A1 r R70 "LoadStage2Ac" A2 0.282624 A3 0.282624 W72 0 4 A0 10 A1 r R71 "NotX2ALitSourceNone0BA" A2 0.4223487 A3 0.4223487 W73 0 4 A0 10 A1 r R72 "CRegRtAlphaBA" A2 0.1457152 A3 0.1457152 W74 0 4 A0 10 A1 r R73 "PcBusSrcXBA" A2 0.1060864 A3 0.1060864 W75 0 4 A0 10 A1 r R74 "ARegRtBeta47BA" A2 0.1306112 A3 0.1306112 W76 0 4 A0 2 A1 r R75 "IDPlaNotPhA" A2 0.5322753 A3 0.5322753 W77 0 4 A0 8 A1 r R76 "StkRdAc.15" A2 7.613442e-2 A3 7.613442e-2 W78 0 4 A0 10 A1 r R77 "NotX1ASrcSLimitAc" A2 0.1639424 A3 0.1639424 W79 0 4 A0 10 A1 r R78 "FlagSrcStackBA" A2 0.20096 A3 0.20096 W7A 0 4 A0 10 A1 r R79 "ARegLtZeroBA" A2 0.1577984 A3 0.1577984 W7B 0 4 A0 10 A1 r R7A "PcBusSrcTrapGenBA" A2 0.1189888 A3 0.1189888 W7C 0 4 A0 10 A1 r R7B "X1ASrcSLimitAc" A2 0.164352 A3 0.164352 W7D 0 4 A0 10 A1 r R7C "LSourceRtStackBA" A2 0.1767424 A3 0.1767424 W7E 0 4 A0 3 A1 r R7D "NotKPadsIn4Ac" A2 0.0520704 A3 0.0520704 W7F 0 4 A0 10 A1 r R7E "KIsRtOp0BA" A2 0.4343295 A3 0.4343295 W80 0 4 A0 10 A1 r R7F "XBusStackLBA" A2 0.1934848 A3 0.1934848 W81 0 4 A0 2 A1 r R80 "IDPlaFireV" A2 0.4988928 A3 0.4988928 W82 0 4 A0 10 A1 r R81 "NotPhA" A2 0.3305217 A3 0.3305217 W83 0 4 A0 10 A1 r R82 "DPCmndBA.6" A2 0.3680768 A3 0.3680768 W84 0 4 A0 10 A1 r R83 "X2ASrcLit2Ac" A2 0.4201472 A3 0.4201472 W85 0 4 A0 10 A1 r R84 "LSourceRtOneBA" A2 0.175104 A3 0.175104 W86 0 4 A0 10 A1 r R85 "AluOpIsOp47BA" A2 0.15232 A3 0.15232 W87 0 4 A0 15 A1 r R86 "VDD" A2 27.3722 A3 27.3722 W88 0 4 A0 10 A1 r R87 "NotAluOpIsOp47BA" A2 0.1527296 A3 0.1527296 W89 0 4 A0 10 A1 r R88 "SSourceRtOneBA" A2 0.1875456 A3 0.1875456 W8A 0 4 A0 10 A1 r R89 "FlagSrcLev3BA" A2 0.2034176 A3 0.2034176 W8B 0 4 A0 10 A1 r R8A "DPFaultAB.1" A2 0.3783167 A3 0.3783167 W8C 0 4 A0 10 A1 r R8B "ARegModHalfBA" A2 0.1824768 A3 0.1824768 W8D 0 4 A0 10 A1 r R8C "BRegLtZeroBA" A2 0.1877504 A3 0.1877504 W8E 0 4 A0 10 A1 r R8D "DPFaultAB.2" A2 0.3774975 A3 0.3774975 W8F 0 4 A0 10 A1 r R8E "DShRd" A2 0.1252864 A3 0.1252864 W90 0 4 A0 2 A1 r R8F "NotDPRejectBA" A2 9.953281e-2 A3 9.953281e-2 W91 0 4 A0 10 A1 r R90 "DPCmndIsRd0BA" A2 0.3799552 A3 0.3799552 W92 0 4 A0 10 A1 r R91 "KPadsIn3BA" A2 0.1024 A3 0.1024 W93 0 4 A0 8 A1 r R92 "StkRdAc.12" A2 7.244802e-2 A3 7.244802e-2 W94 0 4 A0 10 A1 r R93 "NotPhB" A2 0.80704 A3 0.80704 W95 0 4 A0 10 A1 r R94 "PhA" A2 0.8798719 A3 0.8798719 W96 0 4 A0 10 A1 r R95 "DPCmnd2BA.4" A2 0.1395712 A3 0.1395712 W97 0 4 A0 10 A1 r R96 "DPCmnd2BA.0" A2 0.140288 A3 0.140288 W98 0 4 A0 10 A1 r R97 "EUWriteToPBus3AB" A2 0.1210368 A3 0.1210368 W99 0 4 A0 10 A1 r R98 "AlphaAB.7" A2 0.1204736 A3 0.1204736 W9A 0 4 A0 10 A1 r R99 "PopSaBA" A2 0.1885696 A3 0.1885696 W9B 0 4 A0 3 A1 r R9A "KPadsOut3BA" A2 0.2032128 A3 0.2032128 W9C 0 4 A0 10 A1 r R9B "InstReadyAB" A2 0.2610176 A3 0.2610176 W9D 0 4 A0 10 A1 r R9C "SSourceLtLBA" A2 0.2163712 A3 0.2163712 W9E 0 4 A0 3 A1 r R9D "KPadsIn4Ac" A2 0.0553472 A3 0.0553472 W9F 0 4 A0 10 A1 r R9E "CRegOffBA.1" A2 0.1471488 A3 0.1471488 WA0 0 4 A0 10 A1 r R9F "OpAB.3" A2 0.1102336 A3 0.1102336 WA1 0 4 A0 10 A1 r RA0 "EUAluOp2AB.3" A2 0.1370112 A3 0.1370112 WA2 0 4 A0 10 A1 r RA1 "ARegRtOp47BA" A2 0.1410048 A3 0.1410048 WA3 0 4 A0 8 A1 r RA2 "StkRdAc.8" A2 6.753281e-2 A3 6.753281e-2 WA4 0 4 A0 10 A1 r RA3 "ARegRtBeta03BA" A2 0.1322496 A3 0.1322496 WA5 0 4 A0 10 A1 r RA4 "X1ASrcStackPAc" A2 0.2359808 A3 0.2359808 WA6 0 4 A0 10 A1 r RA5 "BRegRtAlphaBA" A2 0.1742336 A3 0.1742336 WA7 0 4 A0 10 A1 r RA6 "NextMacroJumpBA" A2 0.3570176 A3 0.3570176 WA8 0 4 A0 10 A1 r RA7 "SSourceLtS3BA" A2 0.2130944 A3 0.2130944 WA9 0 4 A0 10 A1 r RA8 "NotPcBusSrcAlpBetGamDelBA" A2 0.1074688 A3 0.1074688 WAA 0 4 A0 8 A1 r RA9 "StkRdAc.10" A2 0.0441856 A3 0.0441856 WAB 0 4 A0 10 A1 r RAA "CRegOffBA.2" A2 0.147968 A3 0.147968 WAC 0 4 A0 10 A1 r RAB "DPCmndBA.1" A2 0.3717119 A3 0.3717119 WAD 0 4 A0 10 A1 r RAC "AlphaAB.5" A2 0.1204736 A3 0.1204736 WAE 0 4 A0 10 A1 r RAD "DebugPC" A2 0.3835903 A3 0.3835903 WAF 0 4 A0 10 A1 r RAE "NotPcBusSrcStackBA" A2 0.1756672 A3 0.1756672 WB0 0 4 A0 10 A1 r RAF "PcBusSrcXopGenBA" A2 0.1278464 A3 0.1278464 WB1 0 4 A0 10 A1 r RB0 "EURdFromPBus3AB" A2 0.1449984 A3 0.1449984 WB2 0 4 A0 6 A1 r RB1 "ResetAB" A2 8.816642e-2 A3 8.816642e-2 WB3 0 4 A0 8 A1 r RB2 "StkRdAc.0" A2 0.0503296 A3 0.0503296 WB4 0 4 A0 10 A1 r RB3 "StateAB.4" A2 0.3569664 A3 0.3569664 WB5 0 4 A0 10 A1 r RB4 "EUCondSel2AB.0" A2 0.1199104 A3 0.1199104 WB6 0 4 A0 10 A1 r RB5 "NotPcBusSrcOffSetPCBA" A2 0.1508864 A3 0.1508864 WB7 0 4 A0 10 A1 r RB6 "NotPcBusSrcTrapGenBA" A2 0.11776 A3 0.11776 WB8 0 4 A0 10 A1 r RB7 "BRegModHalfBA" A2 0.2177536 A3 0.2177536 WB9 0 4 A0 10 A1 r RB8 "XBusStackEldestBA" A2 0.1909248 A3 0.1909248 WBA 0 4 A0 10 A1 r RB9 "PhB" A2 1.037361 A3 1.037361 WBB 0 4 A0 10 A1 r RBA "SSourceRtDeltaSBA" A2 0.1924608 A3 0.1924608 WBC 0 4 A0 10 A1 r RBB "BRegRtBeta47BA" A2 0.1610752 A3 0.1610752 WBD 0 4 A0 10 A1 r RBC "SSourceRtAlphaBA" A2 0.1908224 A3 0.1908224 WBE 0 4 A0 10 A1 r RBD "ARegModFullBA" A2 0.1837056 A3 0.1837056 WBF 0 4 A0 10 A1 r RBE "CondSelBA.1" A2 0.1668096 A3 0.1668096 WC0 0 4 A0 10 A1 r RBF "X2ALitSourceAlphaBA" A2 0.1137664 A3 0.1137664 WC1 0 4 A0 10 A1 r RC0 "LSourceLtSBA" A2 0.2044416 A3 0.2044416 WC2 0 4 A0 10 A1 r RC1 "ARegRtBetaBA" A2 0.133888 A3 0.133888 WC3 0 4 A0 10 A1 r RC2 "X1ADstStackBA" A2 0.4080128 A3 0.4080128 WC4 0 4 A0 2 A1 r RC3 "DPFaultBA.1" A2 0.0505856 A3 0.0505856 WC5 0 4 A0 8 A1 r RC4 "Stage2BAbortAB" A2 0.1260544 A3 0.1260544 WC6 0 4 A0 10 A1 r RC5 "OpAB.6" A2 0.1102336 A3 0.1102336 WC7 0 4 A0 10 A1 r RC6 "AlphaAB.0" A2 0.1196544 A3 0.1196544 WC8 0 4 A0 8 A1 r RC7 "StkRdAc.5" A2 6.261761e-2 A3 6.261761e-2 WC9 0 4 A0 10 A1 r RC8 "DPCmndBA.3" A2 0.3725824 A3 0.3725824 WCA 0 4 A0 10 A1 r RC9 "CRegLtLBA" A2 0.1508864 A3 0.1508864 WCB 0 4 A0 10 A1 r RCA "BetaAB.0" A2 0.1290752 A3 0.1290752 WCC 0 4 A0 10 A1 r RCB "BRegOffBA.2" A2 0.1728 A3 0.1728 WCD 0 4 A0 10 A1 r RCC "CIsField0BA" A2 0.1997312 A3 0.1997312 WCE 0 4 A0 10 A1 r RCD "OpAB.5" A2 0.1102336 A3 0.1102336 WCF 0 4 A0 8 A1 r RCE "StkRdAc.9" A2 6.876161e-2 A3 6.876161e-2 WD0 0 4 A0 10 A1 r RCF "ARegOffBA.2" A2 0.1375232 A3 0.1375232 WD1 0 4 A0 10 A1 r RD0 "PcBusSrcPcBA" A2 0.1193472 A3 0.1193472 WD2 0 4 A0 8 A1 r RD1 "StkRdAc.14" A2 7.490561e-2 A3 7.490561e-2 WD3 0 4 A0 10 A1 r RD2 "BRegModFullBA" A2 0.2189824 A3 0.2189824 WD4 0 4 A0 10 A1 r RD3 "CRegLtSBA" A2 0.1525248 A3 0.1525248 WD5 0 4 A0 10 A1 r RD4 "NotPcBusSrcPipe3BA" A2 0.1649664 A3 0.1649664 WD6 0 4 A0 10 A1 r RD5 "ARegLtABaseBA" A2 0.160256 A3 0.160256 WD7 0 4 A0 8 A1 r RD6 "StkRdAc.11" A2 0.0466432 A3 0.0466432 WD8 0 4 A0 10 A1 r RD7 "DPCmndSelNormalBA" A2 0.3668479 A3 0.3668479 WD9 0 4 A0 10 A1 r RD8 "BetaAB.1" A2 0.1290752 A3 0.1290752 WDA 0 4 A0 10 A1 r RD9 "DPCmndBA.7" A2 0.3791359 A3 0.3791359 WDB 0 4 A0 10 A1 r RDA "AluOpBA.2" A2 0.1547776 A3 0.1547776 WDC 0 4 A0 10 A1 r RDB "SSourceLtS2BA" A2 0.2147328 A3 0.2147328 WDD 0 4 A0 10 A1 r RDC "ARegLtCBaseBA" A2 0.1618944 A3 0.1618944 WDE 0 4 A0 10 A1 r RDD "MicroCycleNextHoldBA" A2 0.3121152 A3 0.3121152 WDF 0 4 A0 10 A1 r RDE "AlphaAB.6" A2 0.1204736 A3 0.1204736 WE0 0 4 A0 10 A1 r RDF "SSourceLtSBA" A2 0.2185216 A3 0.2185216 WE1 0 4 A0 10 A1 r RE0 "StateAB.6" A2 0.3586047 A3 0.3586047 WE2 0 4 A0 8 A1 r RE1 "LoadStage3Ac" A2 0.2681856 A3 0.2681856 WE3 0 4 A0 10 A1 r RE2 "BRegOffBA.1" A2 0.1719808 A3 0.1719808 WE4 0 4 A0 10 A1 r RE3 "ARegLtLBA" A2 0.1557504 A3 0.1557504 WE5 0 4 A0 10 A1 r RE4 "DShWt" A2 0.1183232 A3 0.1183232 WE6 0 4 A0 10 A1 r RE5 "ARegLtSBA" A2 0.1573888 A3 0.1573888 WE7 0 4 A0 8 A1 r RE6 "Stage2ABubbleBA" A2 0.1301504 A3 0.1301504 WE8 0 4 A0 10 A1 r RE7 "CRegRtOp47BA" A2 0.1385984 A3 0.1385984 WE9 0 4 A0 10 A1 r RE8 "EUAluOp2AB.2" A2 0.121856 A3 0.121856 WEA 0 4 A0 10 A1 r RE9 "NotPcBusSrcXopGenBA" A2 0.1266176 A3 0.1266176 WEB 0 4 A0 10 A1 r REA "NotCondSelIsOp57BA" A2 0.1635328 A3 0.1635328 WEC 0 4 A0 10 A1 r REB "StateAB.2" A2 0.3553279 A3 0.3553279 WED 0 4 A0 8 A1 r REC "StkRdAc.7" A2 6.630402e-2 A3 6.630402e-2 WEE 0 4 A0 8 A1 r RED "StkRdAc.13" A2 7.367681e-2 A3 7.367681e-2 WEF 0 4 A0 10 A1 r REE "CRegLtCBaseBA" A2 0.1625088 A3 0.1625088 WF0 0 5 A0 15 A1 r REF "GND" A4 FusedByName a A4 A2 34.51607 A3 34.51607 WF1 0 4 A0 10 A1 r RF0 "NotX1ASrcStackLAc" A2 0.1778688 A3 0.1778688 WF2 0 4 A0 10 A1 r RF1 "OpAB.2" A2 0.1135104 A3 0.1135104 WF3 0 4 A0 10 A1 r RF2 "NotX1ADstStackBA" A2 0.2642944 A3 0.2642944 WF4 0 4 A0 10 A1 r RF3 "DebugLSCF" A2 0.2028032 A3 0.2028032 WF5 0 4 A0 10 A1 r RF4 "MicroCycleNextNextBA" A2 0.3129344 A3 0.3129344 WF6 0 4 A0 10 A1 r RF5 "BetaAB.5" A2 0.1294848 A3 0.1294848 WF7 0 4 A0 10 A1 r RF6 "StateAB.1" A2 0.3545087 A3 0.3545087 WF8 0 4 A0 10 A1 r RF7 "LSourceLtLBA" A2 0.205568 A3 0.205568 WF9 0 4 A0 10 A1 r RF8 "NotX2ASrcLit2Ac" A2 0.4205567 A3 0.4205567 WFA 0 4 A0 10 A1 r RF9 "DPCmndBA.2" A2 0.3746303 A3 0.3746303 WFB 0 4 A0 8 A1 r RFA "StkRdAc.3" A2 0.06016 A3 0.06016 WFC 0 4 A0 10 A1 r RFB "Flag2BA.6" A2 0.1677312 A3 0.1677312 WFD 0 4 A0 10 A1 r RFC "StateAB.0" A2 0.3536895 A3 0.3536895 WFE 0 4 A0 10 A1 r RFD "BRegLtCBaseBA" A2 0.192256 A3 0.192256 WFF 0 4 A0 10 A1 r RFE "PcPipeSrcSeqPCBA" A2 0.1565696 A3 0.1565696 W100 0 4 A0 2 A1 r RFF "DPFaultBA.3" A2 0.0432128 A3 0.0432128 W101 0 4 A0 10 A1 r R100 "DPCmndBA.5" A2 0.3697151 A3 0.3697151 W102 0 4 A0 10 A1 r R101 "ARegOffBA.1" A2 0.1371136 A3 0.1371136 W103 0 4 A0 10 A1 r R102 "Pop0BA" A2 0.3605504 A3 0.3605504 W104 0 4 A0 10 A1 r R103 "FlagAB.6" A2 0.3693055 A3 0.3693055 W105 0 4 A0 10 A1 r R104 "CondSelIsOp57BA" A2 0.1631232 A3 0.1631232 W106 0 4 A0 10 A1 r R105 "BRegRtAlpha47BA" A2 0.1721856 A3 0.1721856 W107 0 4 A0 8 A1 r R106 "StkRdAc.6" A2 6.507521e-2 A3 6.507521e-2 W108 0 4 A0 10 A1 r R107 "EUCondSel2AB.1" A2 0.11776 A3 0.11776 W109 0 4 A0 10 A1 r R108 "ProtMicroCycleBA" A2 0.1819648 A3 0.1819648 W10A 0 4 A0 10 A1 r R109 "DPCmnd2BA.5" A2 0.1427456 A3 0.1427456 W10B 0 4 A0 10 A1 r R10A "CRegLtABaseBA" A2 0.1604608 A3 0.1604608 W10C 0 4 A0 10 A1 r R10B "DPCmndBA.4" A2 0.3713535 A3 0.3713535 W10D 0 4 A0 10 A1 r R10C "PcNextIncrBA" A2 0.1014272 A3 0.1014272 W10E 0 4 A0 10 A1 r R10D "NotPcBusSrcPcBA" A2 0.120576 A3 0.120576 W10F 0 4 A0 10 A1 r R10E "InstStarting0BA" A2 0.3642367 A3 0.3642367 W110 0 4 A0 10 A1 r R10F "DPCmnd2BA.1" A2 0.1395712 A3 0.1395712 4 A1 r R110 "IFURtColumnRoute" A5 CoreIOGlobal a A5 A0 15 A6 CapaLabel a A6 R111 "Record" 0 W111 272 0 W1 W2 W3 W4 W5 W6 W7 W8 W9 WA WB WC WD WE WF W10 W11 W12 W13 W14 W15 W16 W17 W18 W19 W1A W1B W1C W1D W1E W1F W20 W21 W22 W23 W24 W25 W26 W27 W28 W29 W2A W2B W2C W2D W2E W2F W30 W31 W32 W33 W34 W35 W36 W37 W38 W39 W3A W3B W3C W3D W3E W3F W40 W41 W42 W43 W44 W45 W46 W47 W48 W49 W4A W4B W4C W4D W4E W4F W50 W51 W52 W53 W54 W55 W56 W57 W58 W59 W5A W5B W5C W5D W5E W5F W60 W61 W62 W63 W64 W65 W66 W67 W68 W69 W6A W6B W6C W6D W6E W6F W70 W71 W72 W73 W74 W75 W76 W77 W78 W79 W7A W7B W7C W7D W7E W7F W80 W81 W82 W83 W84 W85 W86 W87 W88 W89 W8A W8B W8C W8D W8E W8F W90 W91 W92 W93 W94 W95 W96 W97 W98 W99 W9A W9B W9C W9D W9E W9F WA0 WA1 WA2 WA3 WA4 WA5 WA6 WA7 WA8 WA9 WAA WAB WAC WAD WAE WAF WB0 WB1 WB2 WB3 WB4 WB5 WB6 WB7 WB8 WB9 WBA WBB WBC WBD WBE WBF WC0 WC1 WC2 WC3 WC4 WC5 WC6 WC7 WC8 WC9 WCA WCB WCC WCD WCE WCF WD0 WD1 WD2 WD3 WD4 WD5 WD6 WD7 WD8 WD9 WDA WDB WDC WDD WDE WDF WE0 WE1 WE2 WE3 WE4 WE5 WE6 WE7 WE8 WE9 WEA WEB WEC WED WEE WEF WF0 WF1 WF2 WF3 WF4 WF5 WF6 WF7 WF8 WF9 WFA WFB WFC WFD WFE WFF W100 W101 W102 W103 W104 W105 W106 W107 W108 W109 W10A W10B W10C W10D W10E W10F W110