Directory Dragon; Library CachePCAMDriver, CachePCtl, CachePRAMDriver, CachePPads; PInterface: CELL [ Vdd, GndBOOL, PhAb, PhBbINT[24], VirtualBlock, nVirtualBlock>INT[6], PBits, nPBits=SWITCH[66], nVirtualMatch, nMatchPageClean, nMatchCellSharedBOOL, PStore>BOOL, MDoneAB, MHeldABBOOL, PCmdToMAB>EnumType["Dragon.PBusCommands"], DoShiftBA, DoExecuteBA, DoHoldBA, ShiftDataToPCAMBOOL ] Expand PDataI:INT[32]; DrivePData, DrivePDataI:BOOL; PParityI:BOOL; PCmdI:EnumType["Dragon.PBusCommands"]; PRejectDriveHigh, PRejectDriveLow:BOOL; PFaultDrive:BOOL; PFaultI:EnumType["Dragon.PBusFaults"]; PNPErrorDriveLow:BOOL; ShiftFeedBack, nShiftFeedBack, ShiftEqual, nShiftEqual, ShiftShift, nShiftShift:BOOL; ShiftDataToPCtl:BOOL; ShiftDataToPRAMDriver:BOOL; PDataIToVAReg:BOOL; ReadVAReg, nReadVAReg:BOOL; nPBitsPrecharge, MuxRight, MuxLeft, PBitsDrive, nPBitsDrive, PRamRegToPDataI, nPRamRegToPDataI, SensePBits, SensePDataI, ParityIn:BOOL; ParityOut:BOOL; ReadPRAMReg, nReadPRAMReg:BOOL; pCAMDriver: PCAMDriver[]; pCtl: PCtl[]; pRAMDriver: PRAMDriver[]; pDataPads: PDataPads[]; pCtlPads: PCtlPads[] ENDCELL ’CachePInterface.rose Last edited by: Barth, May 31, 1984 5:38:30 pm PDT Timing and housekeeping interface Processor interface Buffered timing and housekeeping interface CAM interface RAM access Cell control P control <=> M control Debug interface ShiftDataToPCAM must be clamped low during reset. Internal processor interface More debug interface PCAMDriver interface PRAMDriver interface ÊŸ˜Jšœ™Jšœ2™2J˜Jšœ˜J˜@J˜šœ Ïkœ˜J™šœ!™!Jšœ œ˜Jšœœ˜Jšœ œ˜—J™šœ™Jšœœ˜Jšœ œ˜Jšœ&˜&Jšœ œ˜Jšœ&˜&Jšœ œ˜—J™šœ*™*Jšœ œ˜Jšœ œ˜Jšœœ˜ —J˜šœ ™ Jšœœ˜"Jšœœ˜#—J˜™ Jšœœ˜—J˜™ Jšœ1œ˜6Jšœ œ˜Jšœœ˜Jšœœ˜ —J˜šœ™Jšœœ˜Jšœ'˜'Jšœ$œ˜)Jšœ*˜*—J˜™Jšœ1™1Jšœ2œ˜7Jšœ˜—Jšœ˜—˜˜J™™Jšœœ˜Jšœ˜Jšœ œ˜Jšœ&˜&Jšœ"œ˜'Jšœ œ˜Jšœ&˜&Jšœœ˜—J™™JšœPœ˜UJšœœ˜Jšœœ˜—J™šœ™Jšœ˜Jšœœ˜—J˜™Jšœ‚˜‡Jšœ ˜Jšœœ˜J™—Jšœ˜Jšœ ˜ Jšœ˜Jšœ˜Jšœ˜—Jš˜—J˜J˜J˜—…—à